کالیبراسیون و تصحیح خطا در یک مبدل آنالوگ به دیجیتال خط لوله ای با نرخ نمونه برداری 300 میلیون نمونه بر ثانیه در تکنولوژی cmos 180
thesis
- وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده برق و کامپیوتر
- author امیر بوستان آبادی مارالان
- adviser ضیاالدین دایی کوزه کنانی جعفر صبحی قشلاق
- publication year 1391
abstract
از زمانی که سیستمهای پردازشگر دیجیتال طراحی شده اند، این مسئله نیز به همراه آن مطرح شد که چگونه می توان یک سیگنال آنالوگ را به یک سیستم دیجیتال وارد کرد و به طور متقابل ، چگونه باید سیگنالهای دیجیتال خارج شده از سیستمهای دیجیتال را به دنیای آنالوگ تحویل داد. در اینجا بود که ضرورت ساخت مبدلهای آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از مبدلهای فوق معرفی شد. ارائه طرحهای جدید و ایده های نو به منظور بهبود کیفیت این مدارها تا امروز ادامه دارد و به نظر می رسد تا زمانی که سیگنالهای آنالوگ و دیجیتال وجود داشته باشند، این مبدلها به پیشرفت خود ادامه دهند.امروزه انواع مختلفی از مبدل های آنالوگ به دیجیتال طراحی و ساخته شده اند که هر کدام مزایای خاص خود را دارا هستند. اما هر کدام از این ساختارها با یک سری مشکلات نظیر توان مصرفی بالا، خازن های پارازیتی، سرعت پایین، زمان نشست بالا و غیره نیز دست به گریبانند که بسته به ساختار مبدل، برخی از این ایرادات نمود بیشتری می یابند. اینجاست که ایجاب می نماید، مبدل باید کالیبره شود تا مشخصات استاتیکی و دینامیکی آن که شامل خطاهای مختلف هستند، بهبود یابند. ضرورت کالیبراسیون مبدل ها سبب ارایه طرح ها و تکنیک های مختلفی در این زمینه شده است. این تکنیک ها هم در حوزه آنالوگ و هم در حوزه دیجیتال پیاده سازی و سنجیده گشته اند. امروزه به دلیل پیچیدگی مدارات آنالوگ اکثر تحقیقات و طرح های کالیبراسیون، برای تصحیح خطا در حوزه دیجیتال ارائه گردیده اند. از طرفی با توجه به پیشرفتهایی که در زمینه تکنولوژی زیر میکرون حاصل گشته، مدارات دیجیتال با پیچیدگی کمتر و سرعت به مراتب بالاتر قابل پیاده سازی گشته اند. در این پایان نامه یک ا لگوریتم برای کالیبراسیون در adc های خط لوله ای چند بیتی در هر طبقه ارایه شده است. الگوریتم حاضر بر روی یک adcده بیتی که دارای 10 طبقه 5/1 بیتی است پیاده سازی شده است. هدف تشخیص خطای مبدل و تصحیح خروجی مورد نظر است. الگوریتم کالیبراسیون مورد نظر از نوع کالیبراسیون foreground بوده و تصحیح خطا در حوزه دیجیتال انجام می پذیرد.شبیه سازی ها نشان می دهند که مشخصات دینامیکی و استاتیکی مبدل نسبت به حالت غیر کالیبره بهتر شده اند.
similar resources
طراحی یک مبدل آنالوگ به دیجیتال 10 بیتی با سرعت نمونه برداری 5/62 میلیون نمونه در ثانیه در پروسه m cmos ? 0.35
با توجه به پیشرفت روز افزون سیستم های دیجیتال در همه زمینه های فناوری از جمله مخابرات مدرن و از طرف دیگر ماهیت آنالوگ سیگنالهای موجود در طبیعت نیاز بسیار وسیعی به مبدلهای آنالوگ به دیجیتال و دیجیتال به آنالوگ با مشخصات دینامیک و استاتیک مختلف وجود دارد. از آنجا که مبدلهای آنالوگ به دیجیتال مهمترین گلوگاه در مدارات دیجیتال با ورودی آنالوگ محسوب می شوند از این رو تلاشهای فراوانی برای افزایش سرعت ...
15 صفحه اولطراحی و پیاده سازی یک مبدل آنالوگ به دیجیتال 10 بیتی با سرعت نمونه برداری 400 میلیون نمونه بر ثانیه در پروسه m µ0.18
چکیده ندارد.
15 صفحه اولکالیبراسیون دیجیتال خطا در مبدل آنالوگ به دیجیتال سیگما-دلتا
امروزه مبدل های ?? به واسطه دارا بودن دقت های بالا با سخت افزاری ساده در کاربردهای وسیعی همچون مخابرات داده استفاده می شوند. از طرفی با کوچک شدن تکنولوژی و کاهش سطح منابع تغذیه تأمین کننده توان مدار، دراین مبدل ها از osrهای کوچکی استفاده می شود که این خود باعث افزایش تأثیر نویز کوانتیزاسیون در خروجی می شود. جهت برطرف کردن این مشکل می توان از تکنیک های حذف نویز وفقی anc استفاده کرد. این تکنیک دا...
طراحی بخش sample & hold یک مبدل آنالوگ به دیجیتال pipeline با نرخ نمونه برداری 300msps ده بیتی در تکنولوژی cmos 0.18µm
از زمانی که سیستم های پردازشگر دیجیتال مطرح شده اند این مساله نیز به همراه آن مطرح بوده که چگونه می توان یک سیگنال آنالوگ را جهت استفاده در سیستم دیجیتال، به سیگنال دیجیتال تبدیل نمود و به طور متقابل، چگونه می توان سیگنال دیجیتال پردازش شده را به سیگنال آنالوگ تبدیل کرد. در اینجا بود که ضرورت ساخت مبدل های آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از این مبدل ها معرفی گردید....
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال pipeline 12-bit جهت رسیدن به نرخ نمونه برداری 200ms/s در تکنولوژی cmos 0.35µm
مشکل ترین قسمت طراحی مبدل آنالوگ به دیجیتال pipeline مربوط به طراحی طبقات اولیه می شود. بطوریکه می توان گفت که دقت طبقه اول، دقت کل مبدل را تعیین می کند. چیزی که در همه طراحی های انجام شده تا به حال مشترک می باشد، dc gain بالا برای آپ امپ بکار رفته در mdac است (البته در مواردی که از کالیبراسیون استفاده شده، الزامی به بالا بردن بهره حلقه باز آپ امپ دیده نمی شود). همانطور که می دانید با زیاد کردن...
15 صفحه اولکالیبراسیون دیجیتال پس زمینه ای خطای لحظه ی نمونه برداری در مبدل های آنالوگ به دیجیتال time-interleaved
با افزایش کاربرد پردازش سیگنال دیجیتال، نیاز به مبدل های آنالوگ به دیجیتال با سرعت نمونه برداری بالا بیش از پیش احساس می شود. مبدل های آنالوگ به دیجیتال پرسرعت با رزولوشن کم/متوسط، در بسیاری از کاربردهای گسترده نظیر مخابرات پهنای باند وسیع (uwb)، ابزارهای ذخیره داده، گیرنده های مخابراتی ofdm-60ghz، رادار و اسیلوسکوپ های دیجیتالی مورد استفاده قرار می گیرند. بالا بردن سرعت و دقت به طور هم زمان در...
15 صفحه اولMy Resources
document type: thesis
وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده برق و کامپیوتر
Hosted on Doprax cloud platform doprax.com
copyright © 2015-2023